Profesor: Carlos Rafael Zúñiga
tarea
Realizar la tabla de verdad, el equivalente eléctrico, el diagrama de compuertas y las implementaciones teórica y práctica.
s1 =F(1,1,0,0)
s2= f(1,0,0,1)
S3=F(1,1,0,0,1,1,0,0)
S4=F(0,0,1,1,0,1,1,0)
Realice la simplificación aplicando Boole de los cuatro ejercicios indicados s1,s2,s3,s4.
Fecha de entrega: martes 26 noviembre de 2013
puede realizar la entrega en forma escrita o digital al correo rafaelzudla@gmail.com
jueves, 21 de noviembre de 2013
INTEGRADOS 7400
Serie 7400
circuitos integrados digitales, ANTES fabricados en tecnología TTL (lógica transistor-transistor o en inglés transistor-transistor logic), forman una subfamilia de semiconductores, dentro del campo de la electrónica digital. Fueron ampliamente utilizados antes de 1980 para construir computadoras. Actualmente se trabaja con tecnología CMOS.
propiedades
Tensión de alimentación: 5 V, con una tolerancia (de 4,5 V a 5,5 V).
Niveles lógicos: entre 0,2 V y 0,8 V para el nivel bajo (L) y entre 2,4 V y 5 V para el nivel alto (H), ya que estos chips son activados por altos y bajos, o también llamados 0 y 1, dígitos del sistema binario utilizados para estos usos en la electrónica.
Código identificador: el 74 para los comerciales y el 54 para los de diseño militar. Estos últimos son chips más desarrollados, ya que los de serie 74 soportan menos rangos de temperaturas.
Temperatura de trabajo: de 0 °C a 70 °C para la serie 74 y de -55º hasta los 125 °C para la 54.
Subfamilias[editar · editar código]
subfamilias
chips de modelo estándar, de bajo consumo (L),
de alta velocidad (H),
Schottky (S),
Schottky de bajo consumo (LS),
Schottky avanzado (AS),
TTL Schottky avanzado de bajo consumo (ALS), el TTL rápido (TTL ALS Fairchild) (F) entre otros.
RETRASO
En el modelo estándar su retraso es de 10 ns siendo el de menor retraso el modelo Schottky (3ns) y el de mayor el modelo de bajo consumo (33 ns).
CONSUMO
El consumo por puerta es de 10 mW siendo el menor el de bajo consumo de 1mW y el de mayor consumo el de alta velocidad de 22 mW,
VELOCIDAD
la velocidad en el estándar es de 35 MHz siendo la menor en el de bajo consumo de 3 MHz y mayor en el Schottky de 125 MHz,
MARGEN DE RUIDO
el margen de ruido para el modelo estándar que veremos a continuación, es de 0,4V siendo más distante y variable en el modelo LS, de 0,7 V para el nivel lógico 1 y de 0,3 V para el nivel lógico 0:
el abanico de salida es de 10 para el estándar y el de alta velocidad y de 20 para el resto.
La utilización de éstos chips es muy amplia ya que alojan en su interior multitud de componentes electrónicos para distintas aplicaciones. Podemos encontrar circuitos de la serie 74 con puertas lógicas, Buffers, biestables, circuitos aritméticos, como semisumador, sumador completo, sumador paralelo, sistemas combinacionales o secuenciales entre otros.
NORMA DE NUMERACION
La numeración de los dispositivos lógicos de la serie 7400, aunque los específicos varían entre los fabricantes.
Un prefijo de dos o tres letras que indica el fabricante del dispositivo.
Dos caracteres como segunda parte del prefijo, en los que los más comunes son “74” (indicando un dispositivo con un rango de temperaturas comercial) y “54” (indicando un rango de temperaturas extendido, adecuado para uso militar).
Hasta cuatro letras que describen la subfamilia lógica, según lo enumerado arriba.
Dos o más dígitos asignados para cada dispositivo. Hay centenares de diversos dispositivos en cada familia pero cuando este número es igual, la función y el Pinout del chip es casi siempre igual sin importar el fabricante. Las excepciones incluyen algún dispositivo de encapsulado plano, dispositivos soldados en superficie, algunos de los rápidos chips CMOS de la serie (por ejemplo el 74AC), y por lo menos un dispositivo TTL de bajo consumo tiene un pinout diferente del resto de la serie regular.1
Sufijos adicionales de letras y números pueden utilizarse para indicar el tipo de encapsulado, el grado de calidad u otra información, pero ésta varía ampliamente con cada fabricante.
Por ejemplo SN74ALS245 significa que es un dispositivo fabricado por Texas Instruments (SN), es un dispositivo TTL con rango de temperatura comercial, es un miembro de la familia Schottky de bajo consumo avanzado, y es un buffer bidireccional de 8 bits.
fuente : wikipedia
circuitos integrados digitales, ANTES fabricados en tecnología TTL (lógica transistor-transistor o en inglés transistor-transistor logic), forman una subfamilia de semiconductores, dentro del campo de la electrónica digital. Fueron ampliamente utilizados antes de 1980 para construir computadoras. Actualmente se trabaja con tecnología CMOS.
propiedades
Tensión de alimentación: 5 V, con una tolerancia (de 4,5 V a 5,5 V).
Niveles lógicos: entre 0,2 V y 0,8 V para el nivel bajo (L) y entre 2,4 V y 5 V para el nivel alto (H), ya que estos chips son activados por altos y bajos, o también llamados 0 y 1, dígitos del sistema binario utilizados para estos usos en la electrónica.
Código identificador: el 74 para los comerciales y el 54 para los de diseño militar. Estos últimos son chips más desarrollados, ya que los de serie 74 soportan menos rangos de temperaturas.
Temperatura de trabajo: de 0 °C a 70 °C para la serie 74 y de -55º hasta los 125 °C para la 54.
Subfamilias[editar · editar código]
subfamilias
chips de modelo estándar, de bajo consumo (L),
de alta velocidad (H),
Schottky (S),
Schottky de bajo consumo (LS),
Schottky avanzado (AS),
TTL Schottky avanzado de bajo consumo (ALS), el TTL rápido (TTL ALS Fairchild) (F) entre otros.
RETRASO
En el modelo estándar su retraso es de 10 ns siendo el de menor retraso el modelo Schottky (3ns) y el de mayor el modelo de bajo consumo (33 ns).
CONSUMO
El consumo por puerta es de 10 mW siendo el menor el de bajo consumo de 1mW y el de mayor consumo el de alta velocidad de 22 mW,
VELOCIDAD
la velocidad en el estándar es de 35 MHz siendo la menor en el de bajo consumo de 3 MHz y mayor en el Schottky de 125 MHz,
MARGEN DE RUIDO
el margen de ruido para el modelo estándar que veremos a continuación, es de 0,4V siendo más distante y variable en el modelo LS, de 0,7 V para el nivel lógico 1 y de 0,3 V para el nivel lógico 0:
el abanico de salida es de 10 para el estándar y el de alta velocidad y de 20 para el resto.
La utilización de éstos chips es muy amplia ya que alojan en su interior multitud de componentes electrónicos para distintas aplicaciones. Podemos encontrar circuitos de la serie 74 con puertas lógicas, Buffers, biestables, circuitos aritméticos, como semisumador, sumador completo, sumador paralelo, sistemas combinacionales o secuenciales entre otros.
NORMA DE NUMERACION
La numeración de los dispositivos lógicos de la serie 7400, aunque los específicos varían entre los fabricantes.
Un prefijo de dos o tres letras que indica el fabricante del dispositivo.
Dos caracteres como segunda parte del prefijo, en los que los más comunes son “74” (indicando un dispositivo con un rango de temperaturas comercial) y “54” (indicando un rango de temperaturas extendido, adecuado para uso militar).
Hasta cuatro letras que describen la subfamilia lógica, según lo enumerado arriba.
Dos o más dígitos asignados para cada dispositivo. Hay centenares de diversos dispositivos en cada familia pero cuando este número es igual, la función y el Pinout del chip es casi siempre igual sin importar el fabricante. Las excepciones incluyen algún dispositivo de encapsulado plano, dispositivos soldados en superficie, algunos de los rápidos chips CMOS de la serie (por ejemplo el 74AC), y por lo menos un dispositivo TTL de bajo consumo tiene un pinout diferente del resto de la serie regular.1
Sufijos adicionales de letras y números pueden utilizarse para indicar el tipo de encapsulado, el grado de calidad u otra información, pero ésta varía ampliamente con cada fabricante.
Por ejemplo SN74ALS245 significa que es un dispositivo fabricado por Texas Instruments (SN), es un dispositivo TTL con rango de temperatura comercial, es un miembro de la familia Schottky de bajo consumo avanzado, y es un buffer bidireccional de 8 bits.
fuente : wikipedia
martes, 19 de noviembre de 2013
deber3 sumar base_n
MODULO: CIRCUITOS DIGITALES
PROFESOR ING. M.SC. CARLOS RAFAEL ZÚÑIGA
TEMA: OPERACIONES DE SUMA Y RESTA EN BASE 2, 8 Y 16
RESOLVER LOS SIGUIENTES EJERCICIOS DE SUMA Y RESTA
ENTREGAR AL CORREO ELECTRÓNICO c.zuniga@udlanet.ec
O AL CORREO rafaelzudla@gmail.com
O EN FORMA PERSONAL EN HOJAS
HEXADECIMAL
SUMAS
B437A12 34BC
23ABC,12 34BCA76 C108
1436B.5 AB1C2D ABCA
RESTAS
567432 3CAB52 F44F32EE
3CA4D F25DD BBA8907
OCTAL
SUMAS
36104 4352237 621702
76301 77212 636022
34256 652310
RESTAS
452303 7643021 2321567
224567 5463207 753423
BINARIO
SUMAS
1010101011100101 11011000110101011 101101011
1010100101011101 1100110010101110 101011011
10101110001010 110011011
RESTAS
1011010101100 101110010101111 101011100000
010101101010 10110010101110 101000010
PROFESOR ING. M.SC. CARLOS RAFAEL ZÚÑIGA
TEMA: OPERACIONES DE SUMA Y RESTA EN BASE 2, 8 Y 16
RESOLVER LOS SIGUIENTES EJERCICIOS DE SUMA Y RESTA
ENTREGAR AL CORREO ELECTRÓNICO c.zuniga@udlanet.ec
O AL CORREO rafaelzudla@gmail.com
O EN FORMA PERSONAL EN HOJAS
HEXADECIMAL
SUMAS
B437A12 34BC
23ABC,12 34BCA76 C108
1436B.5 AB1C2D ABCA
RESTAS
567432 3CAB52 F44F32EE
3CA4D F25DD BBA8907
OCTAL
SUMAS
36104 4352237 621702
76301 77212 636022
34256 652310
RESTAS
452303 7643021 2321567
224567 5463207 753423
BINARIO
SUMAS
1010101011100101 11011000110101011 101101011
1010100101011101 1100110010101110 101011011
10101110001010 110011011
RESTAS
1011010101100 101110010101111 101011100000
010101101010 10110010101110 101000010
jueves, 14 de noviembre de 2013
DEBER DIGITAL 1
CIRCUITOS DIGITALES
DEBER NÚMERO 2
FECHA DE ENTREGA: MARTES 19 DE NOVIEMBRE 2012
TRANSFORMACIÓN DE BASES
TRANSFORMAR A DECIMAL
BINARIOS
101001010010101,1010001101 B
11001100,10101
1010110110,01011001
1111100,001100101
OCTALES
40536,567
7053,23065
3267
0,45207
HEXADECIMALES
AB5C,233CD
BB,CC4
4BC0,F
2B0E,F1
TRANSFORMAR HEXADECIMAL A BINARIO
56AB,3AC4
B32,0D4
BC,45
TRANSFORMAR OCTAL A BINARIO
34,67
765,435
72067,60436
DE BINARIO A OCTAL Y EXADECIMAL
1011001010111,001110001
10101100101010001011,1010110101111
11100111101010110110101011
1010111100001010110111010111,101011
SALUDOS
ING. CARLOS RAFAEL ZÚÑIGA
FACILITADOR
DEBER NÚMERO 2
FECHA DE ENTREGA: MARTES 19 DE NOVIEMBRE 2012
TRANSFORMACIÓN DE BASES
TRANSFORMAR A DECIMAL
BINARIOS
101001010010101,1010001101 B
11001100,10101
1010110110,01011001
1111100,001100101
OCTALES
40536,567
7053,23065
3267
0,45207
HEXADECIMALES
AB5C,233CD
BB,CC4
4BC0,F
2B0E,F1
TRANSFORMAR HEXADECIMAL A BINARIO
56AB,3AC4
B32,0D4
BC,45
TRANSFORMAR OCTAL A BINARIO
34,67
765,435
72067,60436
DE BINARIO A OCTAL Y EXADECIMAL
1011001010111,001110001
10101100101010001011,1010110101111
11100111101010110110101011
1010111100001010110111010111,101011
SALUDOS
ING. CARLOS RAFAEL ZÚÑIGA
FACILITADOR
Suscribirse a:
Comentarios (Atom)

